假设一个页式存储管理系统具有快表,多数活动页表项都可以存在其中。如果页表存放在内存中,内存访问时间是1μs,检索快表的时间为0.2μs,若快表的命中率是85%,则有效存取时间是多少?
A.0.32 μs
B.1.32 μs
C.1.64 μs
D.1.85 μs
A.0.32 μs
B.1.32 μs
C.1.64 μs
D.1.85 μs
第1题
A.0.95us
B.1.35gs
C.2.15us
D.3.001as
第2题
A.0.22μs
B.0.4μs
C.0.2μs
D.0.44μs
第4题
图a中MOVE Data1,Data2是一个4字节的指令,Data1和Data2表示该指令的两个32位操作数。假设MOVE指令存放在2047地址开始的内存单元中,Data1存放在6143地址开始的内存单元中,Data2存放在10239地址开始的内存单元中,那么执行MOVE指令将产生(26)次缺页中断,其中:取指令产生(27)次缺页中断,取Data1和Data2操作数分别产生(28)次缺页中断。
(26)A. 3
B. 4
C.5
D.6
(27)A.0
B.1
C.2
D.3
(28)A. 1、1
B. 1、2
C. 2、2
D. 2、3
第5题
图a中MOVE Data1,Data2是一个4字节的指令,Data1和Data2表示该指令的两个32位操作数。假设MOVE指令存放在2047地址开始的内存单元中,Data1存放在6143地址开始的内存单元中,Data2存放在10239地址开始的内存单元中,那么执行MOVE指令将产生(26)次缺页中断,其中:取指令产生(27)次缺页中断,取Data1和Data2操作数分别产生(28)次缺页中断。
(26)A. 3
B. 4
C.5
D.6
(27)A.0
B.1
C.2
D.3
(28)A. 1、1
B. 1、2
C. 2、2
D. 2、3
第6题
图a中MOVE Data1,Data2是一个4字节的指令,Data1和Data2表示该指令的两个32位操作数。假设MOVE指令存放在2047地址开始的内存单元中,Data1存放在6143地址开始的内存单元中,Data2存放在10239地址开始的内存单元中,那么执行MOVE指令将产生(26)次缺页中断,其中:取指令产生(27)次缺页中断。
(26) A.3
B.4
C.5
D.6
(27) A.0
B.1
C.2
D.3
第7题
图a中MOVE Data1,Data2是一个4字节的指令,Data1和Data2表示该指令的两个32位操作数。假设MOVE指令存放在2047地址开始的内存单元中,Data1存放在6143地址开始的内存单元中,Data2存放在10239地址开始的内存单元中,那么执行MOVE指令将产生(26)次缺页中断,其中:取指令产生(27)次缺页中断。
(26) A.3
B.4
C.5
D.6
(27) A.0
B.1
C.2
D.3
第8题
A.64位UltraSPARC系统通常采用的是反置页表
B.快表中记录了页号与内存块号的对应关系
C.进行地址转换时,如果快表不命中则继续查页表
D.快表存放在寄存器组中
第9题
A.0.22μs
B.0.4μs
C.0.2μs
D.0.44μs
第10题
当前CPU的寄存器和地址加法器的状态:
请填写指令执行时的状况:
为了保护您的账号安全,请在“上学吧”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!